~MEMR Memory Read - aktywny (niski) poziom na tej końcówce wskazuje na ogólny kierunek transmisji z pamięci (do pamięci lub urządzenia wejścia-wyjścia).

~MEMW Memory Write - aktywny (niski) poziom na tej końcówce wskazuje na ogólny kierunek transmisji do pamięci (z pamięci lub urządzenia wejścia-wyjścia).

AEN Address Enable - umożliwia rozróżnienie między adresami dla pamięci i układów wejścia-wyjścia.

READY Powolne układy pamięci lub urządzenia, uaktywniając ten sygnał, mogą wymusić opóźnienie cyklu odczytu lub zapisu DMA.

HLDA Hold Acknowledge - podając na to wejście stan logicznej jedynki, układ (procesor lub inny kontroler) sprawujący dotychczas pieczę nad magistralami systemu (adresową i danych) wyraża zgodę na przejęcie sterowania przez kontroler DMA. Dotychczasowy kontroler odłącza się od magistral, ustawiając swoje wyjścia w stan wysokiej impedancji.

ADSTB Address Strobe - informuje układy zewnętrzne, że na szynie adresowej A0 - A7 znajduje się bardziej znacząca część adresu.

HRQ Hold Request - wystawienie logicznej jedynki na tym wyjściu jest reakcją układu na nadejście żądania obsługi transmisji DMA (sprzętowo przez końcówki DREQ0 - DREQ3 lub programowo) i stanowi polecenie przekazania kontroli nad magistralami systemowymi skierowane do CPU lub innego kontrolera magistral.

~CS Chip Select - wejście aktywowane przez procesor w trybie programowania lub odczytu rejestrów wewnętrznych układu.

CLK Wejście sygnału taktującego o częstotliwości 4,77 MHz.

RESET Podanie na to wejście logicznej jedynki powoduje inicjalizację układu 8237A.

